CY7C1411KV18-250BZXC SRAM - সিঙ্ক্রোনিক QDR II মেমরি IC 36Mbit সমান্তরাল 250 MHz ICS

CY7C1411KV18-250BZXC
,CY7C1411KV18-250BZXC মেমরি আইসি
,এসআরএএম - সিঙ্ক্রোনিক কিউডিআর-২ মেমরি আইসি
CY7C1411KV18-250BZXC SRAM - সিঙ্ক্রোনিক QDR II মেমরি IC 36Mbit সমান্তরাল
২৫০ মেগাহার্টজ আইসিএস
ইনফিনিওন | |
প্রোডাক্ট বিভাগঃ | এসআরএএম |
RoHS: | বিস্তারিত |
৩৬ এমবিট | |
৪ এম এক্স ৮ | |
৪৫০ পিএস | |
২৫০ মেগাহার্টজ | |
সমান্তরাল | |
1.9 ভোল্ট | |
1.7 ভোল্ট | |
৪৬০ এমএ | |
০ সি | |
+ ৭০ সি | |
এসএমডি/এসএমটি | |
FBGA-165 | |
ট্রে | |
ব্র্যান্ডঃ | ইনফাইনন টেকনোলজিস |
মেমরি টাইপঃ | অস্থির |
আর্দ্রতা সংবেদনশীলঃ | হ্যাঁ। |
পণ্যের ধরনঃ | এসআরএএম |
সিরিজ: | CY7C1411KV18 |
উপবিভাগঃ | মেমরি ও ডেটা স্টোরেজ |
প্রকারঃ | সিঙ্ক্রোন |
বর্ণনা
CY7C1411KV18, CY7C1426KV18, CY7C1413KV18, এবং CY7C1415KV18 1.8 V সিঙ্ক্রোন
QDR II আর্কিটেকচারের সাথে সজ্জিত পাইপলাইন SRAMs। QDR II আর্কিটেকচারে দুটি পৃথক বন্দর রয়েছেঃ
পাঠ পোর্ট এবং লেখার পোর্ট মেমরি অ্যারে অ্যাক্সেস করতে।
পাঠ্য অপারেশন সমর্থন করে এবং লেখার পোর্টে লেখার অপারেশন সমর্থন করার জন্য ডেটা ইনপুট রয়েছে।
QDR II আর্কিটেকচারে সম্পূর্ণরূপে অপসারণ করার জন্য ডেটা ইনপুট এবং ডেটা আউটপুট পৃথক করা হয়েছে
প্রতিটি পোর্ট একটি সাধারণ I/O ডিভাইসের সাথে বিদ্যমান ডেটা বাস।
commonaddressbus. addresses for read and write addressesare latched on alternating rising edges of the network. পাঠ এবং লেখার জন্য ঠিকানাগুলি বিভিন্ন ক্রমবর্ধমান প্রান্তে সংযুক্ত করা হয়।
QDR-II-এ অ্যাক্সেস করার জন্য পাঠ এবং লেখার পোর্টগুলি একে অপরের থেকে স্বাধীন।
ডেটা থ্রুপুট সর্বাধিক করার জন্য, উভয় পঠন এবং লেখার পোর্টগুলি ডিডিআর ইন্টারফেসের সাথে সজ্জিত।
অবস্থান চারটি 8-বিট শব্দ (CY7C1411KV18), 9-বিট শব্দ ((CY7C1426KV18), 18-বিট শব্দগুলির সাথে যুক্ত
(CY7C1413KV18) অথবা ৩৬-বিটওয়ার্ড (CY7C1415KV18) যা পরপরভাবে ডিভাইসে প্রবেশ বা বেরিয়ে আসে।
কারণ উভয় ইনপুট ঘড়ির প্রতিটি উত্থান প্রান্তে ডিভাইসে তথ্য স্থানান্তরিত করা যেতে পারে এবং
(K এবং K এবং Cand C), মেমরি ব্যান্ডউইথ সর্বাধিক করা হয় যখন সিস্টেম নকশা সরলীকৃত
বাস ¢টার্নআরাউন্ডস ¢। বন্দর নির্বাচন করে গভীর সম্প্রসারণ করা হয়, যা প্রতিটি বন্দরকে কাজ করতে সক্ষম করে।
স্বতন্ত্রভাবে.সমস্ত সিঙ্ক্রোন ইনপুট ইনপুট রেজিস্টার মাধ্যমে K বা K ইনপুট ঘড়ি দ্বারা নিয়ন্ত্রিত পাস।
সমস্ত ডেটা আউটপুটগুলি সি বা সি দ্বারা নিয়ন্ত্রিত আউটপুট রেজিস্টারগুলির মধ্য দিয়ে যায় (বা একক ঘড়ি ডোমেনে কে বা কে)
ইনপুট ঘড়ি। লেখাগুলি অন-চিপসিনক্রোন স্ব-টাইমিং লেখার সার্কিট্রি দিয়ে পরিচালিত হয়।
বৈশিষ্ট্য
■ পৃথক স্বাধীন পাঠ এবং লেখার ডেটা পোর্ট
একই সাথে লেনদেন সমর্থন করে
■ উচ্চ ব্যান্ডউইথের জন্য 333 মেগাহার্টজ ঘড়ি
■ ঠিকানা বাসের ফ্রিকোয়েন্সি কমাতে চারটি শব্দের ফাটল
■ ডাবল ডেটা রেট (ডিডিআর) ইন্টারফেসগুলি উভয় পঠন এবং লেখার পোর্টে ((666 মেগাহার্টজে ডেটা স্থানান্তরিত) 333 মেগাহার্টজে)
■ সঠিক ডিডিআর টাইমিংয়ের জন্য দুটি ইনপুট ঘড়ি (কে এবং কে)
√ এসআরএএম শুধুমাত্র উঠন্ত প্রান্ত ব্যবহার করে
■ আউটপুট ডেটার জন্য দুটি ইনপুট ঘড়ি (সি এবং সি) ঘড়ি এবং ফ্লাইট সময় অসঙ্গতি হ্রাস করতে
■ ইকো ঘড়ি (সিকিউ এবং সিকিউ) উচ্চ গতির সিস্টেমে তথ্য সংগ্রহকে সহজ করে তোলে
■ একক মাল্টিপ্লেক্সড অ্যাড্রেস ইনপুট বাস পাঠ এবং লেখার পোর্টগুলির জন্য ঠিকানা ইনপুটগুলি লক করে
■ গভীরতা সম্প্রসারণের জন্য পৃথক পোর্ট নির্বাচন
■ অভ্যন্তরীণভাবে স্ব-টাইমিং সমন্বিত লেখার
■ QDR® II 1.5 চক্র পাঠের বিলম্বের সাথে কাজ করে যখন DOFFHIGH
■ ডিওএফএফ যখন কম বলে দাবি করা হয় তখন 1 চক্রের পাঠের বিলম্বের সাথে কিউডিআর আই ডিভাইসের মতো কাজ করে
■ × 8, × 9, × 18 এবং × 36 কনফিগারেশনে পাওয়া যায়
■ তথ্যের সম্পূর্ণ ধারাবাহিকতা, সর্বাধিক সাম্প্রতিক তথ্য প্রদান
■ কোর ভিডিডি = ১.৮ ভোল্ট (±০.১ ভোল্ট); আই/ও ভিডিডিকিউ = ১.৪ ভোল্ট থেকে ভিডিডি
■ ১৬৫ বলের FBGA প্যাকেজে পাওয়া যায় (১৩ × ১৫ × ১.৪ মিমি)
■ Pb-free এবং non-Pb-free উভয় প্যাকেজে পাওয়া যায়
■ পরিবর্তনশীল ড্রাইভ HSTL আউটপুট বাফার
■ JTAG 1149.1 সামঞ্জস্যপূর্ণ পরীক্ষার অ্যাক্সেস পোর্ট
■ সঠিক তথ্য স্থানান্তর জন্য ফেজ লক লুপ (পিএলএল)